crcc centre national de ressources en cao du cnfm les pôles du cnfm disposent des mêmes outils...
Post on 03-Apr-2015
108 Views
Preview:
TRANSCRIPT
CRCCCentre national de Ressources en CAO du
CNFMLes pôles du CNFM disposent des mêmes outils industriels de conception de circuits intégrés. Ces outils sont mis à disposition par le Centre national de Ressources en CAO du CNFM, placé sous la responsabilité du pôle de Montpellier (PCM).
Le CRCC assure l'interface entre les fournisseurs et les pôles du CNFM. Il recense les besoins, évalue les outils disponibles, propose des choix, passe des accords avec les fournisseurs, diffuse logiciels de CAO et matériels de prototypage, apporte une aide à l'utilisation, organise la formation des formateurs...
Compte tenu des efforts financiers consentis par les fournisseurs, l’usage de ces outils est réservé à l’enseignement et à la recherche académique.
Contact :Guy CATHEBRAScathebras@lirmm.fr
Ressources disponibles
• Altera : cartes et logiciels CAO FPGA• Anadigm : carte prototypage analogique• Cadence : logiciels CAO ASIC/PCB• Eldo : simulation analogique et mixte• Memscap : logiciels CAO microsystèmes• Mentor : logiciels CAO ASIC/PCB/FPGA• Silvaco : logiciels TCAD• Sonics : logiciels CAO « SOCs »• Xilinx : logiciels CAO FPGA (cartes
bientôt)
EXCALIBUR/NIOS
Comprend le logiciel Quartus II et une carte. La carte C/NIOS comporte :un circuit 20K200, 2 afficheurs 7 segments,un afficheur LCD, un emplacement mémoire, etc.
Prévu pour expérimenter l’implantation de IP (Nios) et le développement de projet de taille moyenne plus.
Prix : 610 € HT le système complet 460 € HT la carte seule
Interface ethernet/NIOSComprend :une carte qui se connecte sur le NIOS,un livre sur les piles Ethernet et les drivers
Permet l’interconnexion du processeur NIOS sur Internet (il faut acheter la carte NIOS ou Excalibur/NIOS)
Prix : 230 € HT
NIOS/LinuxComprend :une carte Ethernet, une carte mémoire, une carte temps réel et le logiciel Linux pour NIOS
Permet d’implanter rapidement un OS Linux sur la carte C/NIOS.
Prix : 1 200 € HT
UP-DLP ou UP2Ce kit est composé d’une carte électronique et du logiciel Max+Plus II. La carte comprend 2 circuits (10K70 et 7128), 2 afficheurs 7 segments, des interrupteurs, un interface VGA, PS2, …
Totalement adapté pour l’enseignement (VHDL, logique). Permet le développement de petit à moyen projet. Le logiciel peut être Le logiciel peut être dupliqué et même distribué aux étudiantsdupliqué et même distribué aux étudiants
Prix : 185 € HTDSP development KitComprend une carte DSP avec un circuit Apex (20K200 dans la version starter et 20K1500 dans la version professionnel), un générateur de DSP, Quartus, et des exemples d’évaluation.
Permet le développement de fonction DSP sur carte FPGA à l’aide de Simulink. Existe en 2 versions.
Prix :840 € HT le kit découverte3050 € HT le kit professionnel
NIOS/ARMKit equivalent à Excalibur/NIOS mais avec un circuit incluant un processeur ARM sur silicium
Permet une approche (projet de moyenne taille) de l’interconnexion entre logique et processeur ARM
Prix : 550 € HT
EXCALIBUR/ARM
Kit de développement contenant un processeur ARM intégré dans un FPGA EPXA10 (équivalent à 20K1500).
Carte permettant l’implantation de projets de grande envergure. Permet l’interconnexion directe entre de la logique décrite et un processeur ARM.
Prix : 6 000 € HT
Contact :Pascal LEPINAYlepinay@lirmm.fr
système de prototypage analogique ANADIGM AN10DS40 qui comprend :
- une carte électronique intégrant un composant analogiquereprogrammable FPAA
- un logiciel de configuration et de programmation des FPAA
- des bibliothèques de fonctions prêtes à être téléchargées sur le FPAA
Prix du système AN10DS40 : 300 € TTC
Contact :Thierry GILgil@lirmm.fr
System-levelDesign
FunctionalVerification
Emulation andAcceleration
Analog, RF andMixed-Signal Design
Physical Verificationand Analysis
Synthesis/Place-and-Route
Custom ICLayout
IC Packaging PCB Design
Nombre de licences illimité
Participation aux frais :nous contacter
Contact :Guy CATHEBRAScathebras@lirmm.fr
MEMSCAPThe Power of a Small World
MEMS Xplorer™ is a unified MEMS design environment developed by MEMS designers for MEMS designers. Deployed with your EDA tool flow, it provides a customizable, easy-to-use platform that permits targeting of specific process technologies. With MEMS Xplorer you can move seamlessly from schematic capture all the way to mask, to help you get your MEMS-based products to market rapidly and reliably.
MEMS Pro™ is engineered by MEMS designers for non-specialists and MEMS specialists alike, providing a unified MEMS and IC design environment. It includes certain software elements licensed from Tanner Research.MEMS Pro is a customizable, easy-to-use platform that permits targeting of specific process technologies. With MEMS Pro you can move seamlessly from schematic capture all the way to mask to get your MEMS-based products to market rapidly and reliably.
MEMSCAPThe Power of a Small World
• Benefits – Speed up the MEMS product design cycle.– Save money on prototyping service
through multi-user processes. – Begin analysis of your prototype sooner. – Save time by using library of existing
design elements. – Easy web-based die reservation system. – Easy-to-use design tool suite offers full– schematic-to-mask capability.
What is it?
MUMPStart™ is an all-in-one MEMS design kit which includes a 3-month MEMS Pro™ license plus one die location on the PolyMUMPs run of the user’s choice (based on space availability). The CaMEL (consolidated micro-electromechanical element library) is also included with MEMS Pro
Design ContestMEMSCAP / CRCC
PolyMUMPs
PolyMUMPs (Multi-User MEMS Processes) offers users a three-layer polysilicon micromachining process in a multi-user environment. PolyMUMPs is an extremely flexible process allowing for many types of users and design ideas. The process consists of a non-patternable nitride isolation layer, a polysilicon ground (plane) layer, two structural polysilicon layers, two oxide release layers, and one metal layer for electrical connection and reflectivity enhancement. PolyMUMPs users may reserve die locations, download process information and design rules and view data from prior PolyMUMPs runs directly from the internet
Contact :Pascal NOUETnouet@lirmm.fr
Participation aux frais : nous consulter
PCBDesign Capture 206052Expedition PCB Pinnacle 206140Library Manager 206071Signal vision 206058Analog Designer 206070FPGAFPGA Adv Pro PLUS L3 209085IC
Schématique / LayoutBASIC (Capture & Analog Sim)Design Architect-IC Stn 206108Design Architect IC View V8 Op SW 207652Eldo Kernel Ap SW 130001Xelga Waveform processor 130006Falcon Framework 30000SimulationModelsim SE MixedHDL Ap SW 206146Digital Transistor Level Simulation
Mach PA ,nWave Bndl SW 207938
AnalogMixedSignals Simulation
ADVance MS Ap SW 205000
Eldo MACH Connector Op SW 207272
AMS, ST Eldo Options
EldoNet Op SW SW 205846
OptionsNetlisters
VHDLwrite V8 Ap SW O51611
Schematic Generator V8 Ap SW O54769
Printers Interfaces
HP HP-GL Filter V8 Ap SW O54804HP HP-GL2 Filter V8 Ap SW O54805PostScript Filter O54806Place & Route
EDIF Netlist Read Ap SW 36326EDIF Netlist Write Ap SW 36325ENI Read V8 Op SW 57210ENI Write V8 Op SW 57211Batch VerificationCalibre DRC Ap SW O61498Calibre DRC-H Op SW O61499Calibre LVS Ap SW O61501Calibre LVS-H Op SW O61401Calibre OPCPro Op SW 204413Calibre RVE/QDB-H Ap SW O63193xCalibrate Ap SW O67851xCalibre PX-C Ap SW O61497xCalibre PX-RC Op SW O61500TestFastScan ATPG 43879
• Nouveauté 2002-2003• 25 licences par site• Participation aux frais : nous consulter
Contact :Guy CATHEBRAScathebras@lirmm.fr
ATHENAATHENA is a versatile, modular and extensible solution for one and two dimensional process simulation.
ATLASATLASis a versatile, modular and extensible solution for one, two and three dimensional device simulation.
Contact :Pascal NOUETnouet@lirmm.fr
• Accès à l’ensemble des outils de CAO technologique de Silvaco
• Nombre de licences illimité• Participation aux frais : nous consulter
Contact :Lionel TORREStorres@lirmm.fr
• Outils de CAO + IP (bus)• Interconnexion d’IPs• Simulation et analyse des performances
du bus• Protocole « paquets » OCP• Bus synthétisable (micro réseau)
• 5 licences par site
• Participation aux fraisnous consulter
ISE FOUNDATION– Pour PC (Windows) et Workstation
(SUN, HP)– Flot de conception complet pour toutes
les familles de FPGAs et CPLDs Xilinx, incluant les nouvelles familles : VIRTEX II, VITEX II PRO, SPARTAN II E, COOLRUNNER II
– Composition• Design Entry tools
– Schematique– HDL (VHDL, VERILOG)– IP cores et IP builder
• Synthese – XST (Xilinx Synthesis Tool)
Accepte des Netlists Mentor graphics, Synopsys, Synplicity, etc.
• Implementation– translate & map– Placement Routage– Verification: Fonctionelle, Gate level,
Timing• Editeur de Layout • Telechargement
ISE ALLIANCE– Pour PC (Windows) et
Workstation (SUN, HP)– Composition
• Implementation– translate & map– Placement Routage– Verification:
Fonctionelle, Gate level, Timing
Prix :Gratuit TTC
Contacts : Jean-Marie DANDONNEAU
dandonneau@isim.univ-montp2.fr
Jayant TAMBYtamby@isim.univ-montp2.fr
Exemples de cartesbientôt disponibles
top related