a. objectifs de la séquence: à l'issue de la séquence, il faut être capable de: lire les...
TRANSCRIPT
A. Objectifs de la séquence:à l'issue de la séquence, il faut être capable de:
•Lire les fiches techniques des constructeurs
•Comparer les caractéristiques des différentes familles TTL.
•Déterminer la sortance d’un dispositif logique
•Exploiter les éléments logiques à collecteur ouvert..
•Différencier les principaux caractères des différentes familles logique TTL CMOS
B) Généralités
• B.1)évolution de la technologie1.Logique câblée à éléments discrêts
+V
b
a a.b
Les premiers circuits logiques étaient constitués de composants discrets (résistances,diodes,transistor,capacités,Zener) câblés sur cartes puis sur circuits imprimés. a)Logique à diode-Les niveaux logiques se dégénèrent lors du passage d'une porte.-Forte consommation
b)Logique à éléments actifs.
L'utilisation d'un élément actif (transistor) permet de régénérer les niveaux logiques à chaque porte.
Logique TTL: Les circuits d'entrée et de sortie sont réalisés avec des transistors.
2. Logique intégré
L'intégration à permis une miniaturisation et une augmentation des performances des circuits logiques.
Technologie CMOS
Technologie TTL
Tableau comparatif entre la technologie bipolaire et CMOS
Bipolaire TTL CMOS
Tension d'alimentation stricte à 5V
Immunité au bruit inférieure à celle du CMOS
•Plus de courant transitant
Basse impédance d'entrée
Possibilité de laisser les entrées inutilisées en l'air
Utilisation décroissante.
Tension d'alimentation comprise entre 3 et 18V Immunité au bruit > au TTL
pas de courant
Forte impédance d'entrée
obligation de polariser les entrées en l'air
Préférence des concepteurs
C. Propriétés d'un circuit logique
)(
)(
sortieOutputO
entréeInputI
)(
)(
basLowL
hautHighH
C.1)Niveaux de tension
VIHmin : Tension minimum pour imposer un 1 en entréeVILmax : Tension maximum pour imposer un 0 en entréeVOLmax : Tension maxi en sortie à 0VOHmin : Tension min en sortie à 1
C. 2)Courants d’entrée de sortie
Entrance :(FAN IN) Rapport du courant consommé par une entrée par rapport à la famille normale.
Valeur des courants et tensions d'une porte des différentes familles de la série 74
Grandeur Famille de la série 74 Unités
VCC=5V 7400 74L00 74S00 74LS00 74AS00 74ALS00 74F00 74HC00 74HCT00
IOL max 16 3.6 20 8 20 8 20 4 4 mA
IOH max -400 -200 -1000 -400 -2000 -400 -1000 A
IIL max -1.6 -0.18 -2 -0.36 -0.5 -0.2 -0.6 -0.001 -0.001 mA
IIH max 40 10 50 20 20 20 20 A
VOL max 0.4 0.4 0.5 0.5 0.5 0.5 0.5 0.1 0.1 V
VOH min 2.4 2.4 2.7 2.7 Vcc-2 Vcc-2 2.5 4.9 4.9 V
VIL max 0.8 0.7 0.8 0.7 0.8 0.8 0.8 1 0.8 V
VIH min 2 2 2 2 2 2 2 3.5 2 V
Sortance:(FAN OUT) c'est le nombre de charges qu'une sortie peut commander.
C2.1) Résistance de tirage à l’état haut, à l’état bas
Pour imposer un état logique sur une entrée on connecte une résistance de tirage à l’état haut (pull-up) ou à l’état bas (pull-down).
V
max
max
IL
IL
I
VR max
min
IH
IH
I
VVR
C.3)Paramètres dynamiques
PPHL PLH
TTHL TLH
T T T
T T T
2
2&
10%
50%
90%
90%
50%
10%
Ve
Vs
Ve Vs
1tr tf
TTLH TTHL
TPLH
tr:RISE time (temps de montée)
tf:Fall time (temps de descente)
TPHL
1.Temps de propagation et de temps de transition
•Le temps de traitement de l’information n’est pas immédiat dans une porte logique d’ou l’existence d’un temps de propagation.(TPHL ,TPLH)
•L’évolution du signal de sortie ainsi que celle du signal d’entrée n’est pas instantanée d’où l’existence de temps de transition caractérisant le signal d’entrée et de sortie (Tr,Tf,TTHL,TTLH)
2. Immunité aux bruits
Elle définit l'amplitude maximum en Volt d'une tension parasite induite qui pourra s'ajouter au signal d'entrée d'une porte sans influencer l'état de sortie de celle-ci.
Exemple:
Donc l'immunité au bruit d'une porte TTL est de :
L'immunité au bruit : MH=VOHmin- VIHmin = .........ML=VILmax - VOLmax = ........
=0,4V=0,4V
D) Autres circuits de baseQuelque soit l'opérateur,les étages d'entrée d'une part et les étages de sortie d'autre part sont identiques,ce qui permet une compatibilité parfaite.
5V
a b S=a+b
4K 1.6K 4K130
1K
5V Porte NON standard
eS=e
1301.6K
4K
D.2) Technologie à collecteur ouvert
Cette technologie diffère des autres par son étage de sortie strictement
+5V
S
TYPE PUSH PULL
TYPE Collecteur Ouvert
R
T O T E M P ô l e
Les circuits à collecteur ouvert sont légèrement moins rapide que leurs homologues mais permettent :
E.) FAUSSES MANŒUVRES PROVOQUANT LA DESTRUCTION D'UN CIRCUIT TTL
•Inversion de la tension d'alimentation
•Tension d'alimentation supérieure à 6V
•Tension appliquée à une entrée supérieure à 5.5V
•Tension appliquée à une entrée inférieure à -1V
F).AUTRES CARACTERISTIQUES TTL
F.1) Entrées non connectées (flottantes)
Une entrée en l’air est considérée comme étant au 1 logique.
F.2) POSSIBILITE DE REALISER LE "OU CABLE"
&
&
F 1
F 2
F
F2.1) Technologie à étage de sortie de type Push Pull(totem pôle)
+ 5 V
R
+ 5 V
R
T 1
T 2
T 3
T 4
FF 1
F 2
V S
0 .4 V
I
+ 5 V
R
+ 5 V
R
T 1
T 2
T 3
T 4
FF 1
F 2
V S0 . 4 V
I
•On constate que la connexion réalise en fait un ET;mais le fonctionnement n'est pas acceptable I élevé pour les combinaisons 0/1 et 1/0 ,augmentant considérablement la consommation.
•Ce courant ne pouvant être accepté en régime permanent sans risques de destruction
F2.2) Technologie à collecteur ouvert:
F1
F 2
F
0.4V
I
La connexion entre les deux sorties est possible mais ne réalise pas un OU mais un ET. Il faut donc noter que dans le cas d'une sortie à collecteur ouvert,le 0 est imposé par une tension <0.4V et la possibilité d'absorber un courant I.D'autre part le niveau 1 est imposé par une coupure de I.
Ce composant permet la réalisation du «ET Câblé»
RCVcc VOL
IRCminmax
G) Exercices